臺積電在近期的 2023 年報和北美技術(shù)研討會中,均將硅光子領(lǐng)域技術(shù)作為重點領(lǐng)域提及。
隨著數(shù)據(jù)流量的增加和芯片制程的縮小,傳統(tǒng)電信號互聯(lián)在干擾、速率、能耗等方面的缺點逐漸顯現(xiàn),而通過玻璃傳遞的光信號互聯(lián)更能滿足 HPC 和 AI 應(yīng)用對大帶寬無縫互聯(lián)的需求。
臺積電表示,其正開發(fā) COUPE(IT之家注:全稱 Compact Universal Photonics Engine,緊湊型通用光學(xué)引擎)三維立體光子堆疊技術(shù)。
COUPE 技術(shù)采用了 SoIC-X 芯片堆疊先進(jìn)封裝,將電路控制芯片疊放在硅光子芯片頂部,整合為單芯片光學(xué)引擎,以實現(xiàn)最低的阻抗和相較傳統(tǒng)堆疊方案更優(yōu)的能效。
根據(jù)臺積電年報,基于 COUPE 技術(shù)的測試載具已在 2023 年的測試中成功達(dá)成預(yù)定數(shù)據(jù)傳輸速度目標(biāo)。
臺積電計劃在 2025 年完成將 COUPE 技術(shù)用于小尺寸可插拔設(shè)備的技術(shù)驗證,并于 2026 年推出基于 CoWoS 封裝技術(shù)整合的共封裝光學(xué)(CPO)模塊。
臺積電系統(tǒng)集成尋路副總經(jīng)理余振華去年表示“如果能提供一個良好的硅光子整合系統(tǒng),就能解決能源效率和 AI 運算能力兩大關(guān)鍵問題。這會是一個新的范式轉(zhuǎn)移。我們可能處于一個新時代的開端。”