用戶名: 密碼: 驗證碼:

韓媒:三星二代3nm工藝比4nm快22%,節(jié)能34%

摘要:三星在“2023國際VLSI研討會”的預備展示材料顯示,第二代3nm工藝的芯片比當前4nm工藝快22%,節(jié)能34%,芯片尺寸減少21%。

 ICC訊  據(jù)業(yè)界透露,三星在“2023國際VLSI研討會”的預備展示材料顯示,第二代3nm工藝的芯片比當前4nm工藝快22%,節(jié)能34%,芯片尺寸減少21%。

  據(jù)韓媒pulsenews報道,此次公布的新信息意義重大,因為這是三星首次將其未來的芯片制造工藝與最初的4nm工藝進行比較。此前,該公司在將其性能與下一代技術進行比較時,以5nm工藝作為基準。三星在去年6月首次生產(chǎn)第一代3nm工藝時,聲稱與5nm工藝相比,芯片性能提高23%,芯片尺寸縮小16%。

  該報道指出,業(yè)內(nèi)專家謹慎地評價三星的最新成就,認為這是其技術能力的重大進步,尤其是考慮到與臺積電的競爭。

  近日三星半導體業(yè)務總裁兼負責人Kyung Kye-hyun在韓國科學技術院(KAIST)演講時也提到了與臺積電的競爭,他表示,“三星的4nm技術落后臺積電兩年,而我們的3nm技術大約落后一年。但當臺積電進入2nm工藝時,情況將發(fā)生變化??蛻魧AA技術很滿意,幾乎所有的大公司都在與我們合作?!?

  與此同時,Kyung Kye-hyun指出,三星也在努力提高其芯片封裝技術,以保持領先于競爭對手,“隨著半導體工藝小型化變得越來越困難,性能最終將通過封裝來提高。”他補充說道。

內(nèi)容來自:愛集微
本文地址:http://odinmetals.com//Site/CN/News/2023/05/13/20230513125128734431.htm 轉(zhuǎn)載請保留文章出處
關鍵字: 三星 芯片
文章標題:韓媒:三星二代3nm工藝比4nm快22%,節(jié)能34%
【加入收藏夾】  【推薦給好友】 
1、凡本網(wǎng)注明“來源:訊石光通訊網(wǎng)”及標有原創(chuàng)的所有作品,版權均屬于訊石光通訊網(wǎng)。未經(jīng)允許禁止轉(zhuǎn)載、摘編及鏡像,違者必究。對于經(jīng)過授權可以轉(zhuǎn)載我方內(nèi)容的單位,也必須保持轉(zhuǎn)載文章、圖像、音視頻的完整性,并完整標注作者信息和本站來源。
2、免責聲明,凡本網(wǎng)注明“來源:XXX(非訊石光通訊網(wǎng))”的作品,均為轉(zhuǎn)載自其它媒體,轉(zhuǎn)載目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點和對其真實性負責。因可能存在第三方轉(zhuǎn)載無法確定原網(wǎng)地址,若作品內(nèi)容、版權爭議和其它問題,請聯(lián)系本網(wǎng),將第一時間刪除。
聯(lián)系方式:訊石光通訊網(wǎng)新聞中心 電話:0755-82960080-168   Right